Все дипломы
Электротехника
Добавить в закладки

<< В начало | < Предыдущая | Содержание | Следующая > | В конец >>

Бобровский П. Л.

Бобровский Павел Леонидович, кандидат технических наук. Родился 16 октября 1956 года в городе Находка Приморского края. ...
далее



Мудро о науке

...каждый выдающийся исследователь вносит свое имя в историю науки не только собственными открытиями, но и теми открытиями, к которым он побуждает других.



Если , то транзистор V1 закрыт. Ток в цепи “К-Э” V1 не протекает. В результате падение напряжения на R3 равно нулю. Следовательно , V3 также будет закрыт. При зыкрытии V1 на его коллекторе создается высокий уровень напряжения , который будет поступать на базу V2. V2 включен по схеме с общим коллектором, а V1,V3 - с общим эмиттером. Выходной цепью V2 является цепь эмиттера, причем на эмиттере он будет повторять высокий уровень напряжения базы. Эмиттерный поворитель имеет малое выходное сопротивление: .

Напряжение эмиттера через диод VD поступает на выход и на нагрузку логического элемента. При этом уровень напряжения логической “1” на выходе будет определяться напряжением питания ,прямое падение напряжение на диоде - .

При напряжении питания 5В уровень “1” составляет при холостом ходе около 4В, а при полной нагрузке - 3,5В. При этом обеспечивается высокий коэффициент разветвления (от 4 до 6).

Если на вход подана логическая “1”, транзистор V1 открывается, цепь между коллектором и эмиттером V1 оказывается замкнутой. Через , коллектор и эмиттер V1 протекает ток, величина которого будет определяться суммой . При этом на будем иметь падения напряжения , уровень которого достаточен для открывания транзистора V3. V3 будет открыт. Цепь “К-Э” транзистора V3 замкнута, на выходе будем иметь потенциал , приближенно равный 0. В реальных схемах он может достигать уровня .

Транзистор V2 при этом будет закрыт, поскольку цепь “ К-Э” V1 замкнута. Базы транзисторов V2 и V3 соединены. , чем и будет обеспечено его закрытое состояние. Диод VD включен в цепь эмиттера для более надежного закрывания V2 ( когда ).

В состоянии “1” на входе цепь не потребляет энергии от источника питания. R4 предохраняет V2 от короткого замыкания на выходе ( возникнет перегрузка по току), когда схема находится в состоянии на выходе.

Такой ключ может применяться совместно с различными типами логических элементов, включаемых на входе ключа .

В большинстве случаев реализации логических элементов в интегральном виде логика реализуется не с помощью диодов, а с помощью транзисторов. Такие логические элементы называют элементами ТТЛ- типа.

Рассмотрим типовую схему логического элемента ТТЛ типа “И-НЕ”.

В элементах ТТЛ- типа логика реализуется с помощью многоэмиттерных транзисторов.


<< В начало | < Предыдущая | Содержание | Следующая > | В конец >>

Искать на сайте


Цитата

...«2. СОГЛАСОВАНИЕ ИСТОЧНИКА СИГНАЛА И НАГРУЗКИ С УПТ В УПТ в качестве усилительных каскадов могут при»...
подробнее

Партнеры

помогут лучшие весы beurer, ведь мера "на глазок" не всегда бывает удачной |
Голосование читателей
У вас ум за разум заходит?
Он всегда там.
Редко
Скорее наоборот


Мнения пользователей
Спасибо огромное....
Автор: Алексей
фигня какая-то...
Автор: дашуля
схему бы надо...
Автор: Гриша
Схема нарисована плохо: не обозначены точки соедин...
Автор: Антон


Наука России - Наше будущее!